AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:基于FPGA的(31,k)二进制BCH码编码器的多纠错控制实现
Samir Jasim Mohammed;
机译:基于SRAM的FPGA纠错码实现对软错误的敏感性比较
机译:在基于SRAM的FPGA中实现双纠错正交拉丁方码
机译:针对BCH和RS纠错编码器的基于LFSR的通用除法器架构
机译:使用VHDL的(15,k)二进制BCH码的编码器的FPGA实现和多重纠错控制的性能比较
机译:基于线性纠错块代码的纠错,加密和签名集成。
机译:穿戴式设备JPEG基线编码器的FPGA实现
机译:基于BCH码的有限域乘法电路多比特误码校正
机译:使用通用多极来实现具有可变错误数的可配置二进制Bose-Chaudhuri-Hocquenghem(BCH)编码器的系统和方法
机译:使用通用多极来实现具有可变错误数的可配置二进制bose-chaudhuri-hocquenghem(BCH)编码器的系统和方法
机译:二进制编码文本消息的基于上下文的错误检测和纠正
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。